commit
757566d156
@ -0,0 +1,12 @@ |
|||||||
|
if TARGET_RPI |
||||||
|
|
||||||
|
config DM |
||||||
|
default y if !SPL_BUILD |
||||||
|
|
||||||
|
config DM_SERIAL |
||||||
|
default y if !SPL_BUILD |
||||||
|
|
||||||
|
config DM_GPIO |
||||||
|
default y if !SPL_BUILD |
||||||
|
|
||||||
|
endif |
@ -0,0 +1,11 @@ |
|||||||
|
dtb-$(CONFIG_TARGET_CANYONLANDS) += arches.dtb canyonlands.dtb glacier.dtb
|
||||||
|
|
||||||
|
targets += $(dtb-y)
|
||||||
|
|
||||||
|
DTC_FLAGS += -R 4 -p 0x1000
|
||||||
|
|
||||||
|
PHONY += dtbs
|
||||||
|
dtbs: $(addprefix $(obj)/, $(dtb-y)) |
||||||
|
@:
|
||||||
|
|
||||||
|
clean-files := *.dtb
|
@ -0,0 +1,339 @@ |
|||||||
|
/* |
||||||
|
* Device Tree Source for AMCC Arches (dual 460GT board) |
||||||
|
* |
||||||
|
* (C) Copyright 2008 Applied Micro Circuits Corporation |
||||||
|
* Victor Gallardo <vgallardo@amcc.com> |
||||||
|
* Adam Graham <agraham@amcc.com> |
||||||
|
* |
||||||
|
* Based on the glacier.dts file |
||||||
|
* Stefan Roese <sr@denx.de> |
||||||
|
* Copyright 2008 DENX Software Engineering |
||||||
|
* |
||||||
|
* SPDX-License-Identifier: GPL-2.0+ |
||||||
|
*/ |
||||||
|
|
||||||
|
/dts-v1/; |
||||||
|
|
||||||
|
/ { |
||||||
|
#address-cells = <2>; |
||||||
|
#size-cells = <1>; |
||||||
|
model = "amcc,arches"; |
||||||
|
compatible = "amcc,arches"; |
||||||
|
dcr-parent = <&{/cpus/cpu@0}>; |
||||||
|
|
||||||
|
aliases { |
||||||
|
ethernet0 = &EMAC0; |
||||||
|
ethernet1 = &EMAC1; |
||||||
|
ethernet2 = &EMAC2; |
||||||
|
serial0 = &UART0; |
||||||
|
}; |
||||||
|
|
||||||
|
cpus { |
||||||
|
#address-cells = <1>; |
||||||
|
#size-cells = <0>; |
||||||
|
|
||||||
|
cpu@0 { |
||||||
|
device_type = "cpu"; |
||||||
|
model = "PowerPC,460GT"; |
||||||
|
reg = <0x00000000>; |
||||||
|
clock-frequency = <0>; /* Filled in by U-Boot */ |
||||||
|
timebase-frequency = <0>; /* Filled in by U-Boot */ |
||||||
|
i-cache-line-size = <32>; |
||||||
|
d-cache-line-size = <32>; |
||||||
|
i-cache-size = <32768>; |
||||||
|
d-cache-size = <32768>; |
||||||
|
dcr-controller; |
||||||
|
dcr-access-method = "native"; |
||||||
|
next-level-cache = <&L2C0>; |
||||||
|
}; |
||||||
|
}; |
||||||
|
|
||||||
|
memory { |
||||||
|
device_type = "memory"; |
||||||
|
reg = <0x00000000 0x00000000 0x00000000>; /* Filled in by U-Boot */ |
||||||
|
}; |
||||||
|
|
||||||
|
UIC0: interrupt-controller0 { |
||||||
|
compatible = "ibm,uic-460gt","ibm,uic"; |
||||||
|
interrupt-controller; |
||||||
|
cell-index = <0>; |
||||||
|
dcr-reg = <0x0c0 0x009>; |
||||||
|
#address-cells = <0>; |
||||||
|
#size-cells = <0>; |
||||||
|
#interrupt-cells = <2>; |
||||||
|
}; |
||||||
|
|
||||||
|
UIC1: interrupt-controller1 { |
||||||
|
compatible = "ibm,uic-460gt","ibm,uic"; |
||||||
|
interrupt-controller; |
||||||
|
cell-index = <1>; |
||||||
|
dcr-reg = <0x0d0 0x009>; |
||||||
|
#address-cells = <0>; |
||||||
|
#size-cells = <0>; |
||||||
|
#interrupt-cells = <2>; |
||||||
|
interrupts = <0x1e 0x4 0x1f 0x4>; /* cascade */ |
||||||
|
interrupt-parent = <&UIC0>; |
||||||
|
}; |
||||||
|
|
||||||
|
UIC2: interrupt-controller2 { |
||||||
|
compatible = "ibm,uic-460gt","ibm,uic"; |
||||||
|
interrupt-controller; |
||||||
|
cell-index = <2>; |
||||||
|
dcr-reg = <0x0e0 0x009>; |
||||||
|
#address-cells = <0>; |
||||||
|
#size-cells = <0>; |
||||||
|
#interrupt-cells = <2>; |
||||||
|
interrupts = <0xa 0x4 0xb 0x4>; /* cascade */ |
||||||
|
interrupt-parent = <&UIC0>; |
||||||
|
}; |
||||||
|
|
||||||
|
UIC3: interrupt-controller3 { |
||||||
|
compatible = "ibm,uic-460gt","ibm,uic"; |
||||||
|
interrupt-controller; |
||||||
|
cell-index = <3>; |
||||||
|
dcr-reg = <0x0f0 0x009>; |
||||||
|
#address-cells = <0>; |
||||||
|
#size-cells = <0>; |
||||||
|
#interrupt-cells = <2>; |
||||||
|
interrupts = <0x10 0x4 0x11 0x4>; /* cascade */ |
||||||
|
interrupt-parent = <&UIC0>; |
||||||
|
}; |
||||||
|
|
||||||
|
SDR0: sdr { |
||||||
|
compatible = "ibm,sdr-460gt"; |
||||||
|
dcr-reg = <0x00e 0x002>; |
||||||
|
}; |
||||||
|
|
||||||
|
CPR0: cpr { |
||||||
|
compatible = "ibm,cpr-460gt"; |
||||||
|
dcr-reg = <0x00c 0x002>; |
||||||
|
}; |
||||||
|
|
||||||
|
L2C0: l2c { |
||||||
|
compatible = "ibm,l2-cache-460gt", "ibm,l2-cache"; |
||||||
|
dcr-reg = <0x020 0x008 /* Internal SRAM DCR's */ |
||||||
|
0x030 0x008>; /* L2 cache DCR's */ |
||||||
|
cache-line-size = <32>; /* 32 bytes */ |
||||||
|
cache-size = <262144>; /* L2, 256K */ |
||||||
|
interrupt-parent = <&UIC1>; |
||||||
|
interrupts = <11 1>; |
||||||
|
}; |
||||||
|
|
||||||
|
plb { |
||||||
|
compatible = "ibm,plb-460gt", "ibm,plb4"; |
||||||
|
#address-cells = <2>; |
||||||
|
#size-cells = <1>; |
||||||
|
ranges; |
||||||
|
clock-frequency = <0>; /* Filled in by U-Boot */ |
||||||
|
|
||||||
|
SDRAM0: sdram { |
||||||
|
compatible = "ibm,sdram-460gt", "ibm,sdram-405gp"; |
||||||
|
dcr-reg = <0x010 0x002>; |
||||||
|
}; |
||||||
|
|
||||||
|
CRYPTO: crypto@180000 { |
||||||
|
compatible = "amcc,ppc460gt-crypto", "amcc,ppc4xx-crypto"; |
||||||
|
reg = <4 0x00180000 0x80400>; |
||||||
|
interrupt-parent = <&UIC0>; |
||||||
|
interrupts = <0x1d 0x4>; |
||||||
|
}; |
||||||
|
|
||||||
|
MAL0: mcmal { |
||||||
|
compatible = "ibm,mcmal-460gt", "ibm,mcmal2"; |
||||||
|
dcr-reg = <0x180 0x062>; |
||||||
|
num-tx-chans = <3>; |
||||||
|
num-rx-chans = <24>; |
||||||
|
#address-cells = <0>; |
||||||
|
#size-cells = <0>; |
||||||
|
interrupt-parent = <&UIC2>; |
||||||
|
interrupts = < /*TXEOB*/ 0x6 0x4 |
||||||
|
/*RXEOB*/ 0x7 0x4 |
||||||
|
/*SERR*/ 0x3 0x4 |
||||||
|
/*TXDE*/ 0x4 0x4 |
||||||
|
/*RXDE*/ 0x5 0x4>; |
||||||
|
desc-base-addr-high = <0x8>; |
||||||
|
}; |
||||||
|
|
||||||
|
POB0: opb { |
||||||
|
compatible = "ibm,opb-460gt", "ibm,opb"; |
||||||
|
#address-cells = <1>; |
||||||
|
#size-cells = <1>; |
||||||
|
ranges = <0xb0000000 0x00000004 0xb0000000 0x50000000>; |
||||||
|
clock-frequency = <0>; /* Filled in by U-Boot */ |
||||||
|
|
||||||
|
EBC0: ebc { |
||||||
|
compatible = "ibm,ebc-460gt", "ibm,ebc"; |
||||||
|
dcr-reg = <0x012 0x002>; |
||||||
|
#address-cells = <2>; |
||||||
|
#size-cells = <1>; |
||||||
|
clock-frequency = <0>; /* Filled in by U-Boot */ |
||||||
|
/* ranges property is supplied by U-Boot */ |
||||||
|
interrupts = <0x6 0x4>; |
||||||
|
interrupt-parent = <&UIC1>; |
||||||
|
|
||||||
|
nor_flash@0,0 { |
||||||
|
compatible = "amd,s29gl256n", "cfi-flash"; |
||||||
|
bank-width = <2>; |
||||||
|
reg = <0x00000000 0x00000000 0x02000000>; |
||||||
|
#address-cells = <1>; |
||||||
|
#size-cells = <1>; |
||||||
|
partition@0 { |
||||||
|
label = "kernel"; |
||||||
|
reg = <0x00000000 0x001e0000>; |
||||||
|
}; |
||||||
|
partition@1e0000 { |
||||||
|
label = "dtb"; |
||||||
|
reg = <0x001e0000 0x00020000>; |
||||||
|
}; |
||||||
|
partition@200000 { |
||||||
|
label = "root"; |
||||||
|
reg = <0x00200000 0x00200000>; |
||||||
|
}; |
||||||
|
partition@400000 { |
||||||
|
label = "user"; |
||||||
|
reg = <0x00400000 0x01b60000>; |
||||||
|
}; |
||||||
|
partition@1f60000 { |
||||||
|
label = "env"; |
||||||
|
reg = <0x01f60000 0x00040000>; |
||||||
|
}; |
||||||
|
partition@1fa0000 { |
||||||
|
label = "u-boot"; |
||||||
|
reg = <0x01fa0000 0x00060000>; |
||||||
|
}; |
||||||
|
}; |
||||||
|
}; |
||||||
|
|
||||||
|
UART0: serial@ef600300 { |
||||||
|
device_type = "serial"; |
||||||
|
compatible = "ns16550"; |
||||||
|
reg = <0xef600300 0x00000008>; |
||||||
|
virtual-reg = <0xef600300>; |
||||||
|
clock-frequency = <0>; /* Filled in by U-Boot */ |
||||||
|
current-speed = <0>; /* Filled in by U-Boot */ |
||||||
|
interrupt-parent = <&UIC1>; |
||||||
|
interrupts = <0x1 0x4>; |
||||||
|
}; |
||||||
|
|
||||||
|
IIC0: i2c@ef600700 { |
||||||
|
compatible = "ibm,iic-460gt", "ibm,iic"; |
||||||
|
reg = <0xef600700 0x00000014>; |
||||||
|
interrupt-parent = <&UIC0>; |
||||||
|
interrupts = <0x2 0x4>; |
||||||
|
#address-cells = <1>; |
||||||
|
#size-cells = <0>; |
||||||
|
sttm@4a { |
||||||
|
compatible = "ad,ad7414"; |
||||||
|
reg = <0x4a>; |
||||||
|
interrupt-parent = <&UIC1>; |
||||||
|
interrupts = <0x0 0x8>; |
||||||
|
}; |
||||||
|
}; |
||||||
|
|
||||||
|
IIC1: i2c@ef600800 { |
||||||
|
compatible = "ibm,iic-460gt", "ibm,iic"; |
||||||
|
reg = <0xef600800 0x00000014>; |
||||||
|
interrupt-parent = <&UIC0>; |
||||||
|
interrupts = <0x3 0x4>; |
||||||
|
}; |
||||||
|
|
||||||
|
TAH0: emac-tah@ef601350 { |
||||||
|
compatible = "ibm,tah-460gt", "ibm,tah"; |
||||||
|
reg = <0xef601350 0x00000030>; |
||||||
|
}; |
||||||
|
|
||||||
|
TAH1: emac-tah@ef601450 { |
||||||
|
compatible = "ibm,tah-460gt", "ibm,tah"; |
||||||
|
reg = <0xef601450 0x00000030>; |
||||||
|
}; |
||||||
|
|
||||||
|
EMAC0: ethernet@ef600e00 { |
||||||
|
device_type = "network"; |
||||||
|
compatible = "ibm,emac-460gt", "ibm,emac4sync"; |
||||||
|
interrupt-parent = <&EMAC0>; |
||||||
|
interrupts = <0x0 0x1>; |
||||||
|
#interrupt-cells = <1>; |
||||||
|
#address-cells = <0>; |
||||||
|
#size-cells = <0>; |
||||||
|
interrupt-map = </*Status*/ 0x0 &UIC2 0x10 0x4 |
||||||
|
/*Wake*/ 0x1 &UIC2 0x14 0x4>; |
||||||
|
reg = <0xef600e00 0x000000c4>; |
||||||
|
local-mac-address = [000000000000]; /* Filled in by U-Boot */ |
||||||
|
mal-device = <&MAL0>; |
||||||
|
mal-tx-channel = <0>; |
||||||
|
mal-rx-channel = <0>; |
||||||
|
cell-index = <0>; |
||||||
|
max-frame-size = <9000>; |
||||||
|
rx-fifo-size = <4096>; |
||||||
|
tx-fifo-size = <2048>; |
||||||
|
rx-fifo-size-gige = <16384>; |
||||||
|
phy-mode = "sgmii"; |
||||||
|
phy-map = <0xffffffff>; |
||||||
|
gpcs-address = <0x0000000a>; |
||||||
|
tah-device = <&TAH0>; |
||||||
|
tah-channel = <0>; |
||||||
|
has-inverted-stacr-oc; |
||||||
|
has-new-stacr-staopc; |
||||||
|
}; |
||||||
|
|
||||||
|
EMAC1: ethernet@ef600f00 { |
||||||
|
device_type = "network"; |
||||||
|
compatible = "ibm,emac-460gt", "ibm,emac4sync"; |
||||||
|
interrupt-parent = <&EMAC1>; |
||||||
|
interrupts = <0x0 0x1>; |
||||||
|
#interrupt-cells = <1>; |
||||||
|
#address-cells = <0>; |
||||||
|
#size-cells = <0>; |
||||||
|
interrupt-map = </*Status*/ 0x0 &UIC2 0x11 0x4 |
||||||
|
/*Wake*/ 0x1 &UIC2 0x15 0x4>; |
||||||
|
reg = <0xef600f00 0x000000c4>; |
||||||
|
local-mac-address = [000000000000]; /* Filled in by U-Boot */ |
||||||
|
mal-device = <&MAL0>; |
||||||
|
mal-tx-channel = <1>; |
||||||
|
mal-rx-channel = <8>; |
||||||
|
cell-index = <1>; |
||||||
|
max-frame-size = <9000>; |
||||||
|
rx-fifo-size = <4096>; |
||||||
|
tx-fifo-size = <2048>; |
||||||
|
rx-fifo-size-gige = <16384>; |
||||||
|
phy-mode = "sgmii"; |
||||||
|
phy-map = <0x00000000>; |
||||||
|
gpcs-address = <0x0000000b>; |
||||||
|
tah-device = <&TAH1>; |
||||||
|
tah-channel = <1>; |
||||||
|
has-inverted-stacr-oc; |
||||||
|
has-new-stacr-staopc; |
||||||
|
mdio-device = <&EMAC0>; |
||||||
|
}; |
||||||
|
|
||||||
|
EMAC2: ethernet@ef601100 { |
||||||
|
device_type = "network"; |
||||||
|
compatible = "ibm,emac-460gt", "ibm,emac4sync"; |
||||||
|
interrupt-parent = <&EMAC2>; |
||||||
|
interrupts = <0x0 0x1>; |
||||||
|
#interrupt-cells = <1>; |
||||||
|
#address-cells = <0>; |
||||||
|
#size-cells = <0>; |
||||||
|
interrupt-map = </*Status*/ 0x0 &UIC2 0x12 0x4 |
||||||
|
/*Wake*/ 0x1 &UIC2 0x16 0x4>; |
||||||
|
reg = <0xef601100 0x000000c4>; |
||||||
|
local-mac-address = [000000000000]; /* Filled in by U-Boot */ |
||||||
|
mal-device = <&MAL0>; |
||||||
|
mal-tx-channel = <2>; |
||||||
|
mal-rx-channel = <16>; |
||||||
|
cell-index = <2>; |
||||||
|
max-frame-size = <9000>; |
||||||
|
rx-fifo-size = <4096>; |
||||||
|
tx-fifo-size = <2048>; |
||||||
|
rx-fifo-size-gige = <16384>; |
||||||
|
tx-fifo-size-gige = <16384>; /* emac2&3 only */ |
||||||
|
phy-mode = "sgmii"; |
||||||
|
phy-map = <0x00000001>; |
||||||
|
gpcs-address = <0x0000000C>; |
||||||
|
has-inverted-stacr-oc; |
||||||
|
has-new-stacr-staopc; |
||||||
|
mdio-device = <&EMAC0>; |
||||||
|
}; |
||||||
|
}; |
||||||
|
}; |
||||||
|
}; |
@ -0,0 +1,561 @@ |
|||||||
|
/* |
||||||
|
* Device Tree Source for AMCC Canyonlands (460EX) |
||||||
|
* |
||||||
|
* Copyright 2008-2009 DENX Software Engineering, Stefan Roese <sr@denx.de> |
||||||
|
* |
||||||
|
* SPDX-License-Identifier: GPL-2.0 |
||||||
|
*/ |
||||||
|
|
||||||
|
/dts-v1/; |
||||||
|
|
||||||
|
/ { |
||||||
|
#address-cells = <2>; |
||||||
|
#size-cells = <1>; |
||||||
|
model = "amcc,canyonlands"; |
||||||
|
compatible = "amcc,canyonlands"; |
||||||
|
dcr-parent = <&{/cpus/cpu@0}>; |
||||||
|
|
||||||
|
aliases { |
||||||
|
ethernet0 = &EMAC0; |
||||||
|
ethernet1 = &EMAC1; |
||||||
|
serial0 = &UART0; |
||||||
|
serial1 = &UART1; |
||||||
|
}; |
||||||
|
|
||||||
|
chosen { |
||||||
|
stdout-path = &UART0; |
||||||
|
}; |
||||||
|
|
||||||
|
cpus { |
||||||
|
#address-cells = <1>; |
||||||
|
#size-cells = <0>; |
||||||
|
|
||||||
|
cpu@0 { |
||||||
|
device_type = "cpu"; |
||||||
|
model = "PowerPC,460EX"; |
||||||
|
reg = <0x00000000>; |
||||||
|
clock-frequency = <0>; /* Filled in by U-Boot */ |
||||||
|
timebase-frequency = <0>; /* Filled in by U-Boot */ |
||||||
|
i-cache-line-size = <32>; |
||||||
|
d-cache-line-size = <32>; |
||||||
|
i-cache-size = <32768>; |
||||||
|
d-cache-size = <32768>; |
||||||
|
dcr-controller; |
||||||
|
dcr-access-method = "native"; |
||||||
|
next-level-cache = <&L2C0>; |
||||||
|
}; |
||||||
|
}; |
||||||
|
|
||||||
|
memory { |
||||||
|
device_type = "memory"; |
||||||
|
reg = <0x00000000 0x00000000 0x00000000>; /* Filled in by U-Boot */ |
||||||
|
}; |
||||||
|
|
||||||
|
UIC0: interrupt-controller0 { |
||||||
|
compatible = "ibm,uic-460ex","ibm,uic"; |
||||||
|
interrupt-controller; |
||||||
|
cell-index = <0>; |
||||||
|
dcr-reg = <0x0c0 0x009>; |
||||||
|
#address-cells = <0>; |
||||||
|
#size-cells = <0>; |
||||||
|
#interrupt-cells = <2>; |
||||||
|
}; |
||||||
|
|
||||||
|
UIC1: interrupt-controller1 { |
||||||
|
compatible = "ibm,uic-460ex","ibm,uic"; |
||||||
|
interrupt-controller; |
||||||
|
cell-index = <1>; |
||||||
|
dcr-reg = <0x0d0 0x009>; |
||||||
|
#address-cells = <0>; |
||||||
|
#size-cells = <0>; |
||||||
|
#interrupt-cells = <2>; |
||||||
|
interrupts = <0x1e 0x4 0x1f 0x4>; /* cascade */ |
||||||
|
interrupt-parent = <&UIC0>; |
||||||
|
}; |
||||||
|
|
||||||
|
UIC2: interrupt-controller2 { |
||||||
|
compatible = "ibm,uic-460ex","ibm,uic"; |
||||||
|
interrupt-controller; |
||||||
|
cell-index = <2>; |
||||||
|
dcr-reg = <0x0e0 0x009>; |
||||||
|
#address-cells = <0>; |
||||||
|
#size-cells = <0>; |
||||||
|
#interrupt-cells = <2>; |
||||||
|
interrupts = <0xa 0x4 0xb 0x4>; /* cascade */ |
||||||
|
interrupt-parent = <&UIC0>; |
||||||
|
}; |
||||||
|
|
||||||
|
UIC3: interrupt-controller3 { |
||||||
|
compatible = "ibm,uic-460ex","ibm,uic"; |
||||||
|
interrupt-controller; |
||||||
|
cell-index = <3>; |
||||||
|
dcr-reg = <0x0f0 0x009>; |
||||||
|
#address-cells = <0>; |
||||||
|
#size-cells = <0>; |
||||||
|
#interrupt-cells = <2>; |
||||||
|
interrupts = <0x10 0x4 0x11 0x4>; /* cascade */ |
||||||
|
interrupt-parent = <&UIC0>; |
||||||
|
}; |
||||||
|
|
||||||
|
SDR0: sdr { |
||||||
|
compatible = "ibm,sdr-460ex"; |
||||||
|
dcr-reg = <0x00e 0x002>; |
||||||
|
}; |
||||||
|
|
||||||
|
CPR0: cpr { |
||||||
|
compatible = "ibm,cpr-460ex"; |
||||||
|
dcr-reg = <0x00c 0x002>; |
||||||
|
}; |
||||||
|
|
||||||
|
CPM0: cpm { |
||||||
|
compatible = "ibm,cpm"; |
||||||
|
dcr-access-method = "native"; |
||||||
|
dcr-reg = <0x160 0x003>; |
||||||
|
unused-units = <0x00000100>; |
||||||
|
idle-doze = <0x02000000>; |
||||||
|
standby = <0xfeff791d>; |
||||||
|
}; |
||||||
|
|
||||||
|
L2C0: l2c { |
||||||
|
compatible = "ibm,l2-cache-460ex", "ibm,l2-cache"; |
||||||
|
dcr-reg = <0x020 0x008 /* Internal SRAM DCR's */ |
||||||
|
0x030 0x008>; /* L2 cache DCR's */ |
||||||
|
cache-line-size = <32>; /* 32 bytes */ |
||||||
|
cache-size = <262144>; /* L2, 256K */ |
||||||
|
interrupt-parent = <&UIC1>; |
||||||
|
interrupts = <11 1>; |
||||||
|
}; |
||||||
|
|
||||||
|
plb { |
||||||
|
compatible = "ibm,plb-460ex", "ibm,plb4"; |
||||||
|
#address-cells = <2>; |
||||||
|
#size-cells = <1>; |
||||||
|
ranges; |
||||||
|
clock-frequency = <0>; /* Filled in by U-Boot */ |
||||||
|
|
||||||
|
SDRAM0: sdram { |
||||||
|
compatible = "ibm,sdram-460ex", "ibm,sdram-405gp"; |
||||||
|
dcr-reg = <0x010 0x002>; |
||||||
|
}; |
||||||
|
|
||||||
|
CRYPTO: crypto@180000 { |
||||||
|
compatible = "amcc,ppc460ex-crypto", "amcc,ppc4xx-crypto"; |
||||||
|
reg = <4 0x00180000 0x80400>; |
||||||
|
interrupt-parent = <&UIC0>; |
||||||
|
interrupts = <0x1d 0x4>; |
||||||
|
}; |
||||||
|
|
||||||
|
HWRNG: hwrng@110000 { |
||||||
|
compatible = "amcc,ppc460ex-rng", "ppc4xx-rng"; |
||||||
|
reg = <4 0x00110000 0x50>; |
||||||
|
}; |
||||||
|
|
||||||
|
MAL0: mcmal { |
||||||
|
compatible = "ibm,mcmal-460ex", "ibm,mcmal2"; |
||||||
|
dcr-reg = <0x180 0x062>; |
||||||
|
num-tx-chans = <2>; |
||||||
|
num-rx-chans = <16>; |
||||||
|
#address-cells = <0>; |
||||||
|
#size-cells = <0>; |
||||||
|
interrupt-parent = <&UIC2>; |
||||||
|
interrupts = < /*TXEOB*/ 0x6 0x4 |
||||||
|
/*RXEOB*/ 0x7 0x4 |
||||||
|
/*SERR*/ 0x3 0x4 |
||||||
|
/*TXDE*/ 0x4 0x4 |
||||||
|
/*RXDE*/ 0x5 0x4>; |
||||||
|
}; |
||||||
|
|
||||||
|
USB0: ehci@bffd0400 { |
||||||
|
compatible = "ibm,usb-ehci-460ex", "usb-ehci"; |
||||||
|
interrupt-parent = <&UIC2>; |
||||||
|
interrupts = <0x1d 4>; |
||||||
|
reg = <4 0xbffd0400 0x90 4 0xbffd0490 0x70>; |
||||||
|
}; |
||||||
|
|
||||||
|
USB1: usb@bffd0000 { |
||||||
|
compatible = "ohci-le"; |
||||||
|
reg = <4 0xbffd0000 0x60>; |
||||||
|
interrupt-parent = <&UIC2>; |
||||||
|
interrupts = <0x1e 4>; |
||||||
|
}; |
||||||
|
|
||||||
|
USBOTG0: usbotg@bff80000 { |
||||||
|
compatible = "amcc,dwc-otg"; |
||||||
|
reg = <0x4 0xbff80000 0x10000>; |
||||||
|
interrupt-parent = <&USBOTG0>; |
||||||
|
#interrupt-cells = <1>; |
||||||
|
#address-cells = <0>; |
||||||
|
#size-cells = <0>; |
||||||
|
interrupts = <0x0 0x1 0x2>; |
||||||
|
interrupt-map = </* USB-OTG */ 0x0 &UIC2 0x1c 0x4 |
||||||
|
/* HIGH-POWER */ 0x1 &UIC1 0x1a 0x8 |
||||||
|
/* DMA */ 0x2 &UIC0 0xc 0x4>; |
||||||
|
}; |
||||||
|
|
||||||
|
SATA0: sata@bffd1000 { |
||||||
|
compatible = "amcc,sata-460ex"; |
||||||
|
reg = <4 0xbffd1000 0x800 4 0xbffd0800 0x400>; |
||||||
|
interrupt-parent = <&UIC3>; |
||||||
|
interrupts = <0x0 0x4 /* SATA */ |
||||||
|
0x5 0x4>; /* AHBDMA */ |
||||||
|
}; |
||||||
|
|
||||||
|
POB0: opb { |
||||||
|
compatible = "ibm,opb-460ex", "ibm,opb"; |
||||||
|
#address-cells = <1>; |
||||||
|
#size-cells = <1>; |
||||||
|
ranges = <0xb0000000 0x00000004 0xb0000000 0x50000000>; |
||||||
|
clock-frequency = <0>; /* Filled in by U-Boot */ |
||||||
|
|
||||||
|
EBC0: ebc { |
||||||
|
compatible = "ibm,ebc-460ex", "ibm,ebc"; |
||||||
|
dcr-reg = <0x012 0x002>; |
||||||
|
#address-cells = <2>; |
||||||
|
#size-cells = <1>; |
||||||
|
clock-frequency = <0>; /* Filled in by U-Boot */ |
||||||
|
/* ranges property is supplied by U-Boot */ |
||||||
|
interrupts = <0x6 0x4>; |
||||||
|
interrupt-parent = <&UIC1>; |
||||||
|
|
||||||
|
nor_flash@0,0 { |
||||||
|
compatible = "amd,s29gl512n", "cfi-flash"; |
||||||
|
bank-width = <2>; |
||||||
|
reg = <0x00000000 0x00000000 0x04000000>; |
||||||
|
#address-cells = <1>; |
||||||
|
#size-cells = <1>; |
||||||
|
partition@0 { |
||||||
|
label = "kernel"; |
||||||
|
reg = <0x00000000 0x001e0000>; |
||||||
|
}; |
||||||
|
partition@1e0000 { |
||||||
|
label = "dtb"; |
||||||
|
reg = <0x001e0000 0x00020000>; |
||||||
|
}; |
||||||
|
partition@200000 { |
||||||
|
label = "ramdisk"; |
||||||
|
reg = <0x00200000 0x01400000>; |
||||||
|
}; |
||||||
|
partition@1600000 { |
||||||
|
label = "jffs2"; |
||||||
|
reg = <0x01600000 0x00400000>; |
||||||
|
}; |
||||||
|
partition@1a00000 { |
||||||
|
label = "user"; |
||||||
|
reg = <0x01a00000 0x02560000>; |
||||||
|
}; |
||||||
|
partition@3f60000 { |
||||||
|
label = "env"; |
||||||
|
reg = <0x03f60000 0x00040000>; |
||||||
|
}; |
||||||
|
partition@3fa0000 { |
||||||
|
label = "u-boot"; |
||||||
|
reg = <0x03fa0000 0x00060000>; |
||||||
|
}; |
||||||
|
}; |
||||||
|
|
||||||
|
cpld@2,0 { |
||||||
|
compatible = "amcc,ppc460ex-bcsr"; |
||||||
|
reg = <2 0x0 0x9>; |
||||||
|
}; |
||||||
|
|
||||||
|
ndfc@3,0 { |
||||||
|
compatible = "ibm,ndfc"; |
||||||
|
reg = <0x00000003 0x00000000 0x00002000>; |
||||||
|
ccr = <0x00001000>; |
||||||
|
bank-settings = <0x80002222>; |
||||||
|
#address-cells = <1>; |
||||||
|
#size-cells = <1>; |
||||||
|
|
||||||
|
nand { |
||||||
|
#address-cells = <1>; |
||||||
|
#size-cells = <1>; |
||||||
|
|
||||||
|
partition@0 { |
||||||
|
label = "u-boot"; |
||||||
|
reg = <0x00000000 0x00100000>; |
||||||
|
}; |
||||||
|
partition@100000 { |
||||||
|
label = "user"; |
||||||
|
reg = <0x00000000 0x03f00000>; |
||||||
|
}; |
||||||
|
}; |
||||||
|
}; |
||||||
|
}; |
||||||
|
|
||||||
|
UART0: serial@ef600300 { |
||||||
|
device_type = "serial"; |
||||||
|
reg-shift = <0>; |
||||||
|
compatible = "ns16550"; |
||||||
|
reg = <0xef600300 0x00000008>; |
||||||
|
virtual-reg = <0xef600300>; |
||||||
|
clock-frequency = <0>; /* Filled in by U-Boot */ |
||||||
|
current-speed = <0>; /* Filled in by U-Boot */ |
||||||
|
interrupt-parent = <&UIC1>; |
||||||
|
interrupts = <0x1 0x4>; |
||||||
|
}; |
||||||
|
|
||||||
|
UART1: serial@ef600400 { |
||||||
|
device_type = "serial"; |
||||||
|
reg-shift = <0>; |
||||||
|
compatible = "ns16550"; |
||||||
|
reg = <0xef600400 0x00000008>; |
||||||
|
virtual-reg = <0xef600400>; |
||||||
|
clock-frequency = <0>; /* Filled in by U-Boot */ |
||||||
|
current-speed = <0>; /* Filled in by U-Boot */ |
||||||
|
interrupt-parent = <&UIC0>; |
||||||
|
interrupts = <0x1 0x4>; |
||||||
|
}; |
||||||
|
|
||||||
|
IIC0: i2c@ef600700 { |
||||||
|
compatible = "ibm,iic-460ex", "ibm,iic"; |
||||||
|
reg = <0xef600700 0x00000014>; |
||||||
|
interrupt-parent = <&UIC0>; |
||||||
|
interrupts = <0x2 0x4>; |
||||||
|
#address-cells = <1>; |
||||||
|
#size-cells = <0>; |
||||||
|
rtc@68 { |
||||||
|
compatible = "stm,m41t80"; |
||||||
|
reg = <0x68>; |
||||||
|
interrupt-parent = <&UIC2>; |
||||||
|
interrupts = <0x19 0x8>; |
||||||
|
}; |
||||||
|
sttm@48 { |
||||||
|
compatible = "ad,ad7414"; |
||||||
|
reg = <0x48>; |
||||||
|
interrupt-parent = <&UIC1>; |
||||||
|
interrupts = <0x14 0x8>; |
||||||
|
}; |
||||||
|
}; |
||||||
|
|
||||||
|
IIC1: i2c@ef600800 { |
||||||
|
compatible = "ibm,iic-460ex", "ibm,iic"; |
||||||
|
reg = <0xef600800 0x00000014>; |
||||||
|
interrupt-parent = <&UIC0>; |
||||||
|
interrupts = <0x3 0x4>; |
||||||
|
}; |
||||||
|
|
||||||
|
GPIO0: gpio@ef600b00 { |
||||||
|
compatible = "ibm,ppc4xx-gpio"; |
||||||
|
reg = <0xef600b00 0x00000048>; |
||||||
|
gpio-controller; |
||||||
|
}; |
||||||
|
|
||||||
|
ZMII0: emac-zmii@ef600d00 { |
||||||
|
compatible = "ibm,zmii-460ex", "ibm,zmii"; |
||||||
|
reg = <0xef600d00 0x0000000c>; |
||||||
|
}; |
||||||
|
|
||||||
|
RGMII0: emac-rgmii@ef601500 { |
||||||
|
compatible = "ibm,rgmii-460ex", "ibm,rgmii"; |
||||||
|
reg = <0xef601500 0x00000008>; |
||||||
|
has-mdio; |
||||||
|
}; |
||||||
|
|
||||||
|
TAH0: emac-tah@ef601350 { |
||||||
|
compatible = "ibm,tah-460ex", "ibm,tah"; |
||||||
|
reg = <0xef601350 0x00000030>; |
||||||
|
}; |
||||||
|
|
||||||
|
TAH1: emac-tah@ef601450 { |
||||||
|
compatible = "ibm,tah-460ex", "ibm,tah"; |
||||||
|
reg = <0xef601450 0x00000030>; |
||||||
|
}; |
||||||
|
|
||||||
|
EMAC0: ethernet@ef600e00 { |
||||||
|
device_type = "network"; |
||||||
|
compatible = "ibm,emac-460ex", "ibm,emac4sync"; |
||||||
|
interrupt-parent = <&EMAC0>; |
||||||
|
interrupts = <0x0 0x1>; |
||||||
|
#interrupt-cells = <1>; |
||||||
|
#address-cells = <0>; |
||||||
|
#size-cells = <0>; |
||||||
|
interrupt-map = </*Status*/ 0x0 &UIC2 0x10 0x4 |
||||||
|
/*Wake*/ 0x1 &UIC2 0x14 0x4>; |
||||||
|
reg = <0xef600e00 0x000000c4>; |
||||||
|
local-mac-address = [000000000000]; /* Filled in by U-Boot */ |
||||||
|
mal-device = <&MAL0>; |
||||||
|
mal-tx-channel = <0>; |
||||||
|
mal-rx-channel = <0>; |
||||||
|
cell-index = <0>; |
||||||
|
max-frame-size = <9000>; |
||||||
|
rx-fifo-size = <4096>; |
||||||
|
tx-fifo-size = <2048>; |
||||||
|
rx-fifo-size-gige = <16384>; |
||||||
|
phy-mode = "rgmii"; |
||||||
|
phy-map = <0x00000000>; |
||||||
|
rgmii-device = <&RGMII0>; |
||||||
|
rgmii-channel = <0>; |
||||||
|
tah-device = <&TAH0>; |
||||||
|
tah-channel = <0>; |
||||||
|
has-inverted-stacr-oc; |
||||||
|
has-new-stacr-staopc; |
||||||
|
}; |
||||||
|
|
||||||
|
EMAC1: ethernet@ef600f00 { |
||||||
|
device_type = "network"; |
||||||
|
compatible = "ibm,emac-460ex", "ibm,emac4sync"; |
||||||
|
interrupt-parent = <&EMAC1>; |
||||||
|
interrupts = <0x0 0x1>; |
||||||
|
#interrupt-cells = <1>; |
||||||
|
#address-cells = <0>; |
||||||
|
#size-cells = <0>; |
||||||
|
interrupt-map = </*Status*/ 0x0 &UIC2 0x11 0x4 |
||||||
|
/*Wake*/ 0x1 &UIC2 0x15 0x4>; |
||||||
|
reg = <0xef600f00 0x000000c4>; |
||||||
|
local-mac-address = [000000000000]; /* Filled in by U-Boot */ |
||||||
|
mal-device = <&MAL0>; |
||||||
|
mal-tx-channel = <1>; |
||||||
|
mal-rx-channel = <8>; |
||||||
|
cell-index = <1>; |
||||||
|
max-frame-size = <9000>; |
||||||
|
rx-fifo-size = <4096>; |
||||||
|
tx-fifo-size = <2048>; |
||||||
|
rx-fifo-size-gige = <16384>; |
||||||
|
phy-mode = "rgmii"; |
||||||
|
phy-map = <0x00000000>; |
||||||
|
rgmii-device = <&RGMII0>; |
||||||
|
rgmii-channel = <1>; |
||||||
|
tah-device = <&TAH1>; |
||||||
|
tah-channel = <1>; |
||||||
|
has-inverted-stacr-oc; |
||||||
|
has-new-stacr-staopc; |
||||||
|
mdio-device = <&EMAC0>; |
||||||
|
}; |
||||||
|
}; |
||||||
|
|
||||||
|
PCIX0: pci@c0ec00000 { |
||||||
|
device_type = "pci"; |
||||||
|
#interrupt-cells = <1>; |
||||||
|
#size-cells = <2>; |
||||||
|
#address-cells = <3>; |
||||||
|
compatible = "ibm,plb-pcix-460ex", "ibm,plb-pcix"; |
||||||
|
primary; |
||||||
|
large-inbound-windows; |
||||||
|
enable-msi-hole; |
||||||
|
reg = <0x0000000c 0x0ec00000 0x00000008 /* Config space access */ |
||||||
|
0x00000000 0x00000000 0x00000000 /* no IACK cycles */ |
||||||
|
0x0000000c 0x0ed00000 0x00000004 /* Special cycles */ |
||||||
|
0x0000000c 0x0ec80000 0x00000100 /* Internal registers */ |
||||||
|
0x0000000c 0x0ec80100 0x000000fc>; /* Internal messaging registers */ |
||||||
|
|
||||||
|
/* Outbound ranges, one memory and one IO, |
||||||
|
* later cannot be changed |
||||||
|
*/ |
||||||
|
ranges = <0x02000000 0x00000000 0x80000000 0x0000000d 0x80000000 0x00000000 0x80000000 |
||||||
|
0x02000000 0x00000000 0x00000000 0x0000000c 0x0ee00000 0x00000000 0x00100000 |
||||||
|
0x01000000 0x00000000 0x00000000 0x0000000c 0x08000000 0x00000000 0x00010000>; |
||||||
|
|
||||||
|
/* Inbound 2GB range starting at 0 */ |
||||||
|
dma-ranges = <0x42000000 0x0 0x0 0x0 0x0 0x0 0x80000000>; |
||||||
|
|
||||||
|
/* This drives busses 0 to 0x3f */ |
||||||
|
bus-range = <0x0 0x3f>; |
||||||
|
|
||||||
|
/* All PCI interrupts are routed to ext IRQ 2 -> UIC1-0 */ |
||||||
|
interrupt-map-mask = <0x0 0x0 0x0 0x0>; |
||||||
|
interrupt-map = < 0x0 0x0 0x0 0x0 &UIC1 0x0 0x8 >; |
||||||
|
}; |
||||||
|
|
||||||
|
PCIE0: pciex@d00000000 { |
||||||
|
device_type = "pci"; |
||||||
|
#interrupt-cells = <1>; |
||||||
|
#size-cells = <2>; |
||||||
|
#address-cells = <3>; |
||||||
|
compatible = "ibm,plb-pciex-460ex", "ibm,plb-pciex"; |
||||||
|
primary; |
||||||
|
port = <0x0>; /* port number */ |
||||||
|
reg = <0x0000000d 0x00000000 0x20000000 /* Config space access */ |
||||||
|
0x0000000c 0x08010000 0x00001000>; /* Registers */ |
||||||
|
dcr-reg = <0x100 0x020>; |
||||||
|
sdr-base = <0x300>; |
||||||
|
|
||||||
|
/* Outbound ranges, one memory and one IO, |
||||||
|
* later cannot be changed |
||||||
|
*/ |
||||||
|
ranges = <0x02000000 0x00000000 0x80000000 0x0000000e 0x00000000 0x00000000 0x80000000 |
||||||
|
0x02000000 0x00000000 0x00000000 0x0000000f 0x00000000 0x00000000 0x00100000 |
||||||
|
0x01000000 0x00000000 0x00000000 0x0000000f 0x80000000 0x00000000 0x00010000>; |
||||||
|
|
||||||
|
/* Inbound 2GB range starting at 0 */ |
||||||
|
dma-ranges = <0x42000000 0x0 0x0 0x0 0x0 0x0 0x80000000>; |
||||||
|
|
||||||
|
/* This drives busses 40 to 0x7f */ |
||||||
|
bus-range = <0x40 0x7f>; |
||||||
|
|
||||||
|
/* Legacy interrupts (note the weird polarity, the bridge seems |
||||||
|
* to invert PCIe legacy interrupts). |
||||||
|
* We are de-swizzling here because the numbers are actually for |
||||||
|
* port of the root complex virtual P2P bridge. But I want |
||||||
|
* to avoid putting a node for it in the tree, so the numbers |
||||||
|
* below are basically de-swizzled numbers. |
||||||
|
* The real slot is on idsel 0, so the swizzling is 1:1 |
||||||
|
*/ |
||||||
|
interrupt-map-mask = <0x0 0x0 0x0 0x7>; |
||||||
|
interrupt-map = < |
||||||
|
0x0 0x0 0x0 0x1 &UIC3 0xc 0x4 /* swizzled int A */ |
||||||
|
0x0 0x0 0x0 0x2 &UIC3 0xd 0x4 /* swizzled int B */ |
||||||
|
0x0 0x0 0x0 0x3 &UIC3 0xe 0x4 /* swizzled int C */ |
||||||
|
0x0 0x0 0x0 0x4 &UIC3 0xf 0x4 /* swizzled int D */>; |
||||||
|
}; |
||||||
|
|
||||||
|
PCIE1: pciex@d20000000 { |
||||||
|
device_type = "pci"; |
||||||
|
#interrupt-cells = <1>; |
||||||
|
#size-cells = <2>; |
||||||
|
#address-cells = <3>; |
||||||
|
compatible = "ibm,plb-pciex-460ex", "ibm,plb-pciex"; |
||||||
|
primary; |
||||||
|
port = <0x1>; /* port number */ |
||||||
|
reg = <0x0000000d 0x20000000 0x20000000 /* Config space access */ |
||||||
|
0x0000000c 0x08011000 0x00001000>; /* Registers */ |
||||||
|
dcr-reg = <0x120 0x020>; |
||||||
|
sdr-base = <0x340>; |
||||||
|
|
||||||
|
/* Outbound ranges, one memory and one IO, |
||||||
|
* later cannot be changed |
||||||
|
*/ |
||||||
|
ranges = <0x02000000 0x00000000 0x80000000 0x0000000e 0x80000000 0x00000000 0x80000000 |
||||||
|
0x02000000 0x00000000 0x00000000 0x0000000f 0x00100000 0x00000000 0x00100000 |
||||||
|
0x01000000 0x00000000 0x00000000 0x0000000f 0x80010000 0x00000000 0x00010000>; |
||||||
|
|
||||||
|
/* Inbound 2GB range starting at 0 */ |
||||||
|
dma-ranges = <0x42000000 0x0 0x0 0x0 0x0 0x0 0x80000000>; |
||||||
|
|
||||||
|
/* This drives busses 80 to 0xbf */ |
||||||
|
bus-range = <0x80 0xbf>; |
||||||
|
|
||||||
|
/* Legacy interrupts (note the weird polarity, the bridge seems |
||||||
|
* to invert PCIe legacy interrupts). |
||||||
|
* We are de-swizzling here because the numbers are actually for |
||||||
|
* port of the root complex virtual P2P bridge. But I want |
||||||
|
* to avoid putting a node for it in the tree, so the numbers |
||||||
|
* below are basically de-swizzled numbers. |
||||||
|
* The real slot is on idsel 0, so the swizzling is 1:1 |
||||||
|
*/ |
||||||
|
interrupt-map-mask = <0x0 0x0 0x0 0x7>; |
||||||
|
interrupt-map = < |
||||||
|
0x0 0x0 0x0 0x1 &UIC3 0x10 0x4 /* swizzled int A */ |
||||||
|
0x0 0x0 0x0 0x2 &UIC3 0x11 0x4 /* swizzled int B */ |
||||||
|
0x0 0x0 0x0 0x3 &UIC3 0x12 0x4 /* swizzled int C */ |
||||||
|
0x0 0x0 0x0 0x4 &UIC3 0x13 0x4 /* swizzled int D */>; |
||||||
|
}; |
||||||
|
|
||||||
|
MSI: ppc4xx-msi@C10000000 { |
||||||
|
compatible = "amcc,ppc4xx-msi", "ppc4xx-msi"; |
||||||
|
reg = < 0xC 0x10000000 0x100>; |
||||||
|
sdr-base = <0x36C>; |
||||||
|
msi-data = <0x00000000>; |
||||||
|
msi-mask = <0x44440000>; |
||||||
|
interrupt-count = <3>; |
||||||
|
interrupts = <0 1 2 3>; |
||||||
|
interrupt-parent = <&UIC3>; |
||||||
|
#interrupt-cells = <1>; |
||||||
|
#address-cells = <0>; |
||||||
|
#size-cells = <0>; |
||||||
|
interrupt-map = <0 &UIC3 0x18 1 |
||||||
|
1 &UIC3 0x19 1 |
||||||
|
2 &UIC3 0x1A 1 |
||||||
|
3 &UIC3 0x1B 1>; |
||||||
|
}; |
||||||
|
}; |
||||||
|
}; |
@ -0,0 +1,582 @@ |
|||||||
|
/* |
||||||
|
* Device Tree Source for AMCC Glacier (460GT) |
||||||
|
* |
||||||
|
* Copyright 2008-2010 DENX Software Engineering, Stefan Roese <sr@denx.de> |
||||||
|
* |
||||||
|
* SPDX-License-Identifier: GPL-2.0 |
||||||
|
*/ |
||||||
|
|
||||||
|
/dts-v1/; |
||||||
|
|
||||||
|
/ { |
||||||
|
#address-cells = <2>; |
||||||
|
#size-cells = <1>; |
||||||
|
model = "amcc,glacier"; |
||||||
|
compatible = "amcc,glacier"; |
||||||
|
dcr-parent = <&{/cpus/cpu@0}>; |
||||||
|
|
||||||
|
aliases { |
||||||
|
ethernet0 = &EMAC0; |
||||||
|
ethernet1 = &EMAC1; |
||||||
|
ethernet2 = &EMAC2; |
||||||
|
ethernet3 = &EMAC3; |
||||||
|
serial0 = &UART0; |
||||||
|
serial1 = &UART1; |
||||||
|
}; |
||||||
|
|
||||||
|
chosen { |
||||||
|
stdout-path = &UART0; |
||||||
|
}; |
||||||
|
|
||||||
|
cpus { |
||||||
|
#address-cells = <1>; |
||||||
|
#size-cells = <0>; |
||||||
|
|
||||||
|
cpu@0 { |
||||||
|
device_type = "cpu"; |
||||||
|
model = "PowerPC,460GT"; |
||||||
|
reg = <0x00000000>; |
||||||
|
clock-frequency = <0>; /* Filled in by U-Boot */ |
||||||
|
timebase-frequency = <0>; /* Filled in by U-Boot */ |
||||||
|
i-cache-line-size = <32>; |
||||||
|
d-cache-line-size = <32>; |
||||||
|
i-cache-size = <32768>; |
||||||
|
d-cache-size = <32768>; |
||||||
|
dcr-controller; |
||||||
|
dcr-access-method = "native"; |
||||||
|
next-level-cache = <&L2C0>; |
||||||
|
}; |
||||||
|
}; |
||||||
|
|
||||||
|
memory { |
||||||
|
device_type = "memory"; |
||||||
|
reg = <0x00000000 0x00000000 0x00000000>; /* Filled in by U-Boot */ |
||||||
|
}; |
||||||
|
|
||||||
|
UIC0: interrupt-controller0 { |
||||||
|
compatible = "ibm,uic-460gt","ibm,uic"; |
||||||
|
interrupt-controller; |
||||||
|
cell-index = <0>; |
||||||
|
dcr-reg = <0x0c0 0x009>; |
||||||
|
#address-cells = <0>; |
||||||
|
#size-cells = <0>; |
||||||
|
#interrupt-cells = <2>; |
||||||
|
}; |
||||||
|
|
||||||
|
UIC1: interrupt-controller1 { |
||||||
|
compatible = "ibm,uic-460gt","ibm,uic"; |
||||||
|
interrupt-controller; |
||||||
|
cell-index = <1>; |
||||||
|
dcr-reg = <0x0d0 0x009>; |
||||||
|
#address-cells = <0>; |
||||||
|
#size-cells = <0>; |
||||||
|
#interrupt-cells = <2>; |
||||||
|
interrupts = <0x1e 0x4 0x1f 0x4>; /* cascade */ |
||||||
|
interrupt-parent = <&UIC0>; |
||||||
|
}; |
||||||
|
|
||||||
|
UIC2: interrupt-controller2 { |
||||||
|
compatible = "ibm,uic-460gt","ibm,uic"; |
||||||
|
interrupt-controller; |
||||||
|
cell-index = <2>; |
||||||
|
dcr-reg = <0x0e0 0x009>; |
||||||
|
#address-cells = <0>; |
||||||
|
#size-cells = <0>; |
||||||
|
#interrupt-cells = <2>; |
||||||
|
interrupts = <0xa 0x4 0xb 0x4>; /* cascade */ |
||||||
|
interrupt-parent = <&UIC0>; |
||||||
|
}; |
||||||
|
|
||||||
|
UIC3: interrupt-controller3 { |
||||||
|
compatible = "ibm,uic-460gt","ibm,uic"; |
||||||
|
interrupt-controller; |
||||||
|
cell-index = <3>; |
||||||
|
dcr-reg = <0x0f0 0x009>; |
||||||
|
#address-cells = <0>; |
||||||
|
#size-cells = <0>; |
||||||
|
#interrupt-cells = <2>; |
||||||
|
interrupts = <0x10 0x4 0x11 0x4>; /* cascade */ |
||||||
|
interrupt-parent = <&UIC0>; |
||||||
|
}; |
||||||
|
|
||||||
|
SDR0: sdr { |
||||||
|
compatible = "ibm,sdr-460gt"; |
||||||
|
dcr-reg = <0x00e 0x002>; |
||||||
|
}; |
||||||
|
|
||||||
|
CPR0: cpr { |
||||||
|
compatible = "ibm,cpr-460gt"; |
||||||
|
dcr-reg = <0x00c 0x002>; |
||||||
|
}; |
||||||
|
|
||||||
|
L2C0: l2c { |
||||||
|
compatible = "ibm,l2-cache-460gt", "ibm,l2-cache"; |
||||||
|
dcr-reg = <0x020 0x008 /* Internal SRAM DCR's */ |
||||||
|
0x030 0x008>; /* L2 cache DCR's */ |
||||||
|
cache-line-size = <32>; /* 32 bytes */ |
||||||
|
cache-size = <262144>; /* L2, 256K */ |
||||||
|
interrupt-parent = <&UIC1>; |
||||||
|
interrupts = <11 1>; |
||||||
|
}; |
||||||
|
|
||||||
|
plb { |
||||||
|
compatible = "ibm,plb-460gt", "ibm,plb4"; |
||||||
|
#address-cells = <2>; |
||||||
|
#size-cells = <1>; |
||||||
|
ranges; |
||||||
|
clock-frequency = <0>; /* Filled in by U-Boot */ |
||||||
|
|
||||||
|
SDRAM0: sdram { |
||||||
|
compatible = "ibm,sdram-460gt", "ibm,sdram-405gp"; |
||||||
|
dcr-reg = <0x010 0x002>; |
||||||
|
}; |
||||||
|
|
||||||
|
CRYPTO: crypto@180000 { |
||||||
|
compatible = "amcc,ppc460gt-crypto", "amcc,ppc460ex-crypto", |
||||||
|
"amcc,ppc4xx-crypto"; |
||||||
|
reg = <4 0x00180000 0x80400>; |
||||||
|
interrupt-parent = <&UIC0>; |
||||||
|
interrupts = <0x1d 0x4>; |
||||||
|
}; |
||||||
|
|
||||||
|
HWRNG: hwrng@110000 { |
||||||
|
compatible = "amcc,ppc460ex-rng", "ppc4xx-rng"; |
||||||
|
reg = <4 0x00110000 0x50>; |
||||||
|
}; |
||||||
|
|
||||||
|
MAL0: mcmal { |
||||||
|
compatible = "ibm,mcmal-460gt", "ibm,mcmal2"; |
||||||
|
dcr-reg = <0x180 0x062>; |
||||||
|
num-tx-chans = <4>; |
||||||
|
num-rx-chans = <32>; |
||||||
|
#address-cells = <0>; |
||||||
|
#size-cells = <0>; |
||||||
|
interrupt-parent = <&UIC2>; |
||||||
|
interrupts = < /*TXEOB*/ 0x6 0x4 |
||||||
|
/*RXEOB*/ 0x7 0x4 |
||||||
|
/*SERR*/ 0x3 0x4 |
||||||
|
/*TXDE*/ 0x4 0x4 |
||||||
|
/*RXDE*/ 0x5 0x4>; |
||||||
|
desc-base-addr-high = <0x8>; |
||||||
|
}; |
||||||
|
|
||||||
|
POB0: opb { |
||||||
|
compatible = "ibm,opb-460gt", "ibm,opb"; |
||||||
|
#address-cells = <1>; |
||||||
|
#size-cells = <1>; |
||||||
|
ranges = <0xb0000000 0x00000004 0xb0000000 0x50000000>; |
||||||
|
clock-frequency = <0>; /* Filled in by U-Boot */ |
||||||
|
|
||||||
|
EBC0: ebc { |
||||||
|
compatible = "ibm,ebc-460gt", "ibm,ebc"; |
||||||
|
dcr-reg = <0x012 0x002>; |
||||||
|
#address-cells = <2>; |
||||||
|
#size-cells = <1>; |
||||||
|
clock-frequency = <0>; /* Filled in by U-Boot */ |
||||||
|
/* ranges property is supplied by U-Boot */ |
||||||
|
interrupts = <0x6 0x4>; |
||||||
|
interrupt-parent = <&UIC1>; |
||||||
|
|
||||||
|
nor_flash@0,0 { |
||||||
|
compatible = "amd,s29gl512n", "cfi-flash"; |
||||||
|
bank-width = <2>; |
||||||
|
reg = <0x00000000 0x00000000 0x04000000>; |
||||||
|
#address-cells = <1>; |
||||||
|
#size-cells = <1>; |
||||||
|
partition@0 { |
||||||
|
label = "kernel"; |
||||||
|
reg = <0x00000000 0x001e0000>; |
||||||
|
}; |
||||||
|
partition@1e0000 { |
||||||
|
label = "dtb"; |
||||||
|
reg = <0x001e0000 0x00020000>; |
||||||
|
}; |
||||||
|
partition@200000 { |
||||||
|
label = "ramdisk"; |
||||||
|
reg = <0x00200000 0x01400000>; |
||||||
|
}; |
||||||
|
partition@1600000 { |
||||||
|
label = "jffs2"; |
||||||
|
reg = <0x01600000 0x00400000>; |
||||||
|
}; |
||||||
|
partition@1a00000 { |
||||||
|
label = "user"; |
||||||
|
reg = <0x01a00000 0x02560000>; |
||||||
|
}; |
||||||
|
partition@3f60000 { |
||||||
|
label = "env"; |
||||||
|
reg = <0x03f60000 0x00040000>; |
||||||
|
}; |
||||||
|
partition@3fa0000 { |
||||||
|
label = "u-boot"; |
||||||
|
reg = <0x03fa0000 0x00060000>; |
||||||
|
}; |
||||||
|
}; |
||||||
|
|
||||||
|
ndfc@3,0 { |
||||||
|
compatible = "ibm,ndfc"; |
||||||
|
reg = <0x00000003 0x00000000 0x00002000>; |
||||||
|
ccr = <0x00001000>; |
||||||
|
bank-settings = <0x80002222>; |
||||||
|
#address-cells = <1>; |
||||||
|
#size-cells = <1>; |
||||||
|
|
||||||
|
nand { |
||||||
|
#address-cells = <1>; |
||||||
|
#size-cells = <1>; |
||||||
|
|
||||||
|
partition@0 { |
||||||
|
label = "u-boot"; |
||||||
|
reg = <0x00000000 0x00100000>; |
||||||
|
}; |
||||||
|
partition@100000 { |
||||||
|
label = "user"; |
||||||
|
reg = <0x00000000 0x03f00000>; |
||||||
|
}; |
||||||
|
}; |
||||||
|
}; |
||||||
|
}; |
||||||
|
|
||||||
|
UART0: serial@ef600300 { |
||||||
|
device_type = "serial"; |
||||||
|
reg-shift = <0>; |
||||||
|
compatible = "ns16550"; |
||||||
|
reg = <0xef600300 0x00000008>; |
||||||
|
virtual-reg = <0xef600300>; |
||||||
|
clock-frequency = <0>; /* Filled in by U-Boot */ |
||||||
|
current-speed = <0>; /* Filled in by U-Boot */ |
||||||
|
interrupt-parent = <&UIC1>; |
||||||
|
interrupts = <0x1 0x4>; |
||||||
|
}; |
||||||
|
|
||||||
|
UART1: serial@ef600400 { |
||||||
|
device_type = "serial"; |
||||||
|
reg-shift = <0>; |
||||||
|
compatible = "ns16550"; |
||||||
|
reg = <0xef600400 0x00000008>; |
||||||
|
virtual-reg = <0xef600400>; |
||||||
|
clock-frequency = <0>; /* Filled in by U-Boot */ |
||||||
|
current-speed = <0>; /* Filled in by U-Boot */ |
||||||
|
interrupt-parent = <&UIC0>; |
||||||
|
interrupts = <0x1 0x4>; |
||||||
|
}; |
||||||
|
|
||||||
|
UART2: serial@ef600500 { |
||||||
|
device_type = "serial"; |
||||||
|
reg-shift = <0>; |
||||||
|
compatible = "ns16550"; |
||||||
|
reg = <0xef600500 0x00000008>; |
||||||
|
virtual-reg = <0xef600500>; |
||||||
|
clock-frequency = <0>; /* Filled in by U-Boot */ |
||||||
|
current-speed = <0>; /* Filled in by U-Boot */ |
||||||
|
interrupt-parent = <&UIC1>; |
||||||
|
interrupts = <28 0x4>; |
||||||
|
}; |
||||||
|
|
||||||
|
UART3: serial@ef600600 { |
||||||
|
device_type = "serial"; |
||||||
|
reg-shift = <0>; |
||||||
|
compatible = "ns16550"; |
||||||
|
reg = <0xef600600 0x00000008>; |
||||||
|
virtual-reg = <0xef600600>; |
||||||
|
clock-frequency = <0>; /* Filled in by U-Boot */ |
||||||
|
current-speed = <0>; /* Filled in by U-Boot */ |
||||||
|
interrupt-parent = <&UIC1>; |
||||||
|
interrupts = <29 0x4>; |
||||||
|
}; |
||||||
|
|
||||||
|
IIC0: i2c@ef600700 { |
||||||
|
compatible = "ibm,iic-460gt", "ibm,iic"; |
||||||
|
reg = <0xef600700 0x00000014>; |
||||||
|
interrupt-parent = <&UIC0>; |
||||||
|
interrupts = <0x2 0x4>; |
||||||
|
#address-cells = <1>; |
||||||
|
#size-cells = <0>; |
||||||
|
rtc@68 { |
||||||
|
compatible = "stm,m41t80"; |
||||||
|
reg = <0x68>; |
||||||
|
interrupt-parent = <&UIC2>; |
||||||
|
interrupts = <0x19 0x8>; |
||||||
|
}; |
||||||
|
sttm@48 { |
||||||
|
compatible = "ad,ad7414"; |
||||||
|
reg = <0x48>; |
||||||
|
interrupt-parent = <&UIC1>; |
||||||
|
interrupts = <0x14 0x8>; |
||||||
|
}; |
||||||
|
}; |
||||||
|
|
||||||
|
IIC1: i2c@ef600800 { |
||||||
|
compatible = "ibm,iic-460gt", "ibm,iic"; |
||||||
|
reg = <0xef600800 0x00000014>; |
||||||
|
interrupt-parent = <&UIC0>; |
||||||
|
interrupts = <0x3 0x4>; |
||||||
|
}; |
||||||
|
|
||||||
|
ZMII0: emac-zmii@ef600d00 { |
||||||
|
compatible = "ibm,zmii-460gt", "ibm,zmii"; |
||||||
|
reg = <0xef600d00 0x0000000c>; |
||||||
|
}; |
||||||
|
|
||||||
|
RGMII0: emac-rgmii@ef601500 { |
||||||
|
compatible = "ibm,rgmii-460gt", "ibm,rgmii"; |
||||||
|
reg = <0xef601500 0x00000008>; |
||||||
|
has-mdio; |
||||||
|
}; |
||||||
|
|
||||||
|
RGMII1: emac-rgmii@ef601600 { |
||||||
|
compatible = "ibm,rgmii-460gt", "ibm,rgmii"; |
||||||
|
reg = <0xef601600 0x00000008>; |
||||||
|
has-mdio; |
||||||
|
}; |
||||||
|
|
||||||
|
TAH0: emac-tah@ef601350 { |
||||||
|
compatible = "ibm,tah-460gt", "ibm,tah"; |
||||||
|
reg = <0xef601350 0x00000030>; |
||||||
|
}; |
||||||
|
|
||||||
|
TAH1: emac-tah@ef601450 { |
||||||
|
compatible = "ibm,tah-460gt", "ibm,tah"; |
||||||
|
reg = <0xef601450 0x00000030>; |
||||||
|
}; |
||||||
|
|
||||||
|
EMAC0: ethernet@ef600e00 { |
||||||
|
device_type = "network"; |
||||||
|
compatible = "ibm,emac-460gt", "ibm,emac4sync"; |
||||||
|
interrupt-parent = <&EMAC0>; |
||||||
|
interrupts = <0x0 0x1>; |
||||||
|
#interrupt-cells = <1>; |
||||||
|
#address-cells = <0>; |
||||||
|
#size-cells = <0>; |
||||||
|
interrupt-map = </*Status*/ 0x0 &UIC2 0x10 0x4 |
||||||
|
/*Wake*/ 0x1 &UIC2 0x14 0x4>; |
||||||
|
reg = <0xef600e00 0x000000c4>; |
||||||
|
local-mac-address = [000000000000]; /* Filled in by U-Boot */ |
||||||
|
mal-device = <&MAL0>; |
||||||
|
mal-tx-channel = <0>; |
||||||
|
mal-rx-channel = <0>; |
||||||
|
cell-index = <0>; |
||||||
|
max-frame-size = <9000>; |
||||||
|
rx-fifo-size = <4096>; |
||||||
|
tx-fifo-size = <2048>; |
||||||
|
rx-fifo-size-gige = <16384>; |
||||||
|
phy-mode = "rgmii"; |
||||||
|
phy-map = <0x00000000>; |
||||||
|
rgmii-device = <&RGMII0>; |
||||||
|
rgmii-channel = <0>; |
||||||
|
tah-device = <&TAH0>; |
||||||
|
tah-channel = <0>; |
||||||
|
has-inverted-stacr-oc; |
||||||
|
has-new-stacr-staopc; |
||||||
|
}; |
||||||
|
|
||||||
|
EMAC1: ethernet@ef600f00 { |
||||||
|
device_type = "network"; |
||||||
|
compatible = "ibm,emac-460gt", "ibm,emac4sync"; |
||||||
|
interrupt-parent = <&EMAC1>; |
||||||
|
interrupts = <0x0 0x1>; |
||||||
|
#interrupt-cells = <1>; |
||||||
|
#address-cells = <0>; |
||||||
|
#size-cells = <0>; |
||||||
|
interrupt-map = </*Status*/ 0x0 &UIC2 0x11 0x4 |
||||||
|
/*Wake*/ 0x1 &UIC2 0x15 0x4>; |
||||||
|
reg = <0xef600f00 0x000000c4>; |
||||||
|
local-mac-address = [000000000000]; /* Filled in by U-Boot */ |
||||||
|
mal-device = <&MAL0>; |
||||||
|
mal-tx-channel = <1>; |
||||||
|
mal-rx-channel = <8>; |
||||||
|
cell-index = <1>; |
||||||
|
max-frame-size = <9000>; |
||||||
|
rx-fifo-size = <4096>; |
||||||
|
tx-fifo-size = <2048>; |
||||||
|
rx-fifo-size-gige = <16384>; |
||||||
|
phy-mode = "rgmii"; |
||||||
|
phy-map = <0x00000000>; |
||||||
|
rgmii-device = <&RGMII0>; |
||||||
|
rgmii-channel = <1>; |
||||||
|
tah-device = <&TAH1>; |
||||||
|
tah-channel = <1>; |
||||||
|
has-inverted-stacr-oc; |
||||||
|
has-new-stacr-staopc; |
||||||
|
mdio-device = <&EMAC0>; |
||||||
|
}; |
||||||
|
|
||||||
|
EMAC2: ethernet@ef601100 { |
||||||
|
device_type = "network"; |
||||||
|
compatible = "ibm,emac-460gt", "ibm,emac4sync"; |
||||||
|
interrupt-parent = <&EMAC2>; |
||||||
|
interrupts = <0x0 0x1>; |
||||||
|
#interrupt-cells = <1>; |
||||||
|
#address-cells = <0>; |
||||||
|
#size-cells = <0>; |
||||||
|
interrupt-map = </*Status*/ 0x0 &UIC2 0x12 0x4 |
||||||
|
/*Wake*/ 0x1 &UIC2 0x16 0x4>; |
||||||
|
reg = <0xef601100 0x000000c4>; |
||||||
|
local-mac-address = [000000000000]; /* Filled in by U-Boot */ |
||||||
|
mal-device = <&MAL0>; |
||||||
|
mal-tx-channel = <2>; |
||||||
|
mal-rx-channel = <16>; |
||||||
|
cell-index = <2>; |
||||||
|
max-frame-size = <9000>; |
||||||
|
rx-fifo-size = <4096>; |
||||||
|
tx-fifo-size = <2048>; |
||||||
|
rx-fifo-size-gige = <16384>; |
||||||
|
tx-fifo-size-gige = <16384>; /* emac2&3 only */ |
||||||
|
phy-mode = "rgmii"; |
||||||
|
phy-map = <0x00000000>; |
||||||
|
rgmii-device = <&RGMII1>; |
||||||
|
rgmii-channel = <0>; |
||||||
|
has-inverted-stacr-oc; |
||||||
|
has-new-stacr-staopc; |
||||||
|
mdio-device = <&EMAC0>; |
||||||
|
}; |
||||||
|
|
||||||
|
EMAC3: ethernet@ef601200 { |
||||||
|
device_type = "network"; |
||||||
|
compatible = "ibm,emac-460gt", "ibm,emac4sync"; |
||||||
|
interrupt-parent = <&EMAC3>; |
||||||
|
interrupts = <0x0 0x1>; |
||||||
|
#interrupt-cells = <1>; |
||||||
|
#address-cells = <0>; |
||||||
|
#size-cells = <0>; |
||||||
|
interrupt-map = </*Status*/ 0x0 &UIC2 0x13 0x4 |
||||||
|
/*Wake*/ 0x1 &UIC2 0x17 0x4>; |
||||||
|
reg = <0xef601200 0x000000c4>; |
||||||
|
local-mac-address = [000000000000]; /* Filled in by U-Boot */ |
||||||
|
mal-device = <&MAL0>; |
||||||
|
mal-tx-channel = <3>; |
||||||
|
mal-rx-channel = <24>; |
||||||
|
cell-index = <3>; |
||||||
|
max-frame-size = <9000>; |
||||||
|
rx-fifo-size = <4096>; |
||||||
|
tx-fifo-size = <2048>; |
||||||
|
rx-fifo-size-gige = <16384>; |
||||||
|
tx-fifo-size-gige = <16384>; /* emac2&3 only */ |
||||||
|
phy-mode = "rgmii"; |
||||||
|
phy-map = <0x00000000>; |
||||||
|
rgmii-device = <&RGMII1>; |
||||||
|
rgmii-channel = <1>; |
||||||
|
has-inverted-stacr-oc; |
||||||
|
has-new-stacr-staopc; |
||||||
|
mdio-device = <&EMAC0>; |
||||||
|
}; |
||||||
|
}; |
||||||
|
|
||||||
|
PCIX0: pci@c0ec00000 { |
||||||
|
device_type = "pci"; |
||||||
|
#interrupt-cells = <1>; |
||||||
|
#size-cells = <2>; |
||||||
|
#address-cells = <3>; |
||||||
|
compatible = "ibm,plb-pcix-460gt", "ibm,plb-pcix"; |
||||||
|
primary; |
||||||
|
large-inbound-windows; |
||||||
|
enable-msi-hole; |
||||||
|
reg = <0x0000000c 0x0ec00000 0x00000008 /* Config space access */ |
||||||
|
0x00000000 0x00000000 0x00000000 /* no IACK cycles */ |
||||||
|
0x0000000c 0x0ed00000 0x00000004 /* Special cycles */ |
||||||
|
0x0000000c 0x0ec80000 0x00000100 /* Internal registers */ |
||||||
|
0x0000000c 0x0ec80100 0x000000fc>; /* Internal messaging registers */ |
||||||
|
|
||||||
|
/* Outbound ranges, one memory and one IO, |
||||||
|
* later cannot be changed |
||||||
|
*/ |
||||||
|
ranges = <0x02000000 0x00000000 0x80000000 0x0000000d 0x80000000 0x00000000 0x80000000 |
||||||
|
0x02000000 0x00000000 0x00000000 0x0000000c 0x0ee00000 0x00000000 0x00100000 |
||||||
|
0x01000000 0x00000000 0x00000000 0x0000000c 0x08000000 0x00000000 0x00010000>; |
||||||
|
|
||||||
|
/* Inbound 2GB range starting at 0 */ |
||||||
|
dma-ranges = <0x42000000 0x0 0x0 0x0 0x0 0x0 0x80000000>; |
||||||
|
|
||||||
|
/* This drives busses 0 to 0x3f */ |
||||||
|
bus-range = <0x0 0x3f>; |
||||||
|
|
||||||
|
/* All PCI interrupts are routed to ext IRQ 2 -> UIC1-0 */ |
||||||
|
interrupt-map-mask = <0x0 0x0 0x0 0x0>; |
||||||
|
interrupt-map = < 0x0 0x0 0x0 0x0 &UIC1 0x0 0x8 >; |
||||||
|
}; |
||||||
|
|
||||||
|
PCIE0: pciex@d00000000 { |
||||||
|
device_type = "pci"; |
||||||
|
#interrupt-cells = <1>; |
||||||
|
#size-cells = <2>; |
||||||
|
#address-cells = <3>; |
||||||
|
compatible = "ibm,plb-pciex-460ex", "ibm,plb-pciex"; |
||||||
|
primary; |
||||||
|
port = <0x0>; /* port number */ |
||||||
|
reg = <0x0000000d 0x00000000 0x20000000 /* Config space access */ |
||||||
|
0x0000000c 0x08010000 0x00001000>; /* Registers */ |
||||||
|
dcr-reg = <0x100 0x020>; |
||||||
|
sdr-base = <0x300>; |
||||||
|
|
||||||
|
/* Outbound ranges, one memory and one IO, |
||||||
|
* later cannot be changed |
||||||
|
*/ |
||||||
|
ranges = <0x02000000 0x00000000 0x80000000 0x0000000e 0x00000000 0x00000000 0x80000000 |
||||||
|
0x02000000 0x00000000 0x00000000 0x0000000f 0x00000000 0x00000000 0x00100000 |
||||||
|
0x01000000 0x00000000 0x00000000 0x0000000f 0x80000000 0x00000000 0x00010000>; |
||||||
|
|
||||||
|
/* Inbound 2GB range starting at 0 */ |
||||||
|
dma-ranges = <0x42000000 0x0 0x0 0x0 0x0 0x0 0x80000000>; |
||||||
|
|
||||||
|
/* This drives busses 40 to 0x7f */ |
||||||
|
bus-range = <0x40 0x7f>; |
||||||
|
|
||||||
|
/* Legacy interrupts (note the weird polarity, the bridge seems |
||||||
|
* to invert PCIe legacy interrupts). |
||||||
|
* We are de-swizzling here because the numbers are actually for |
||||||
|
* port of the root complex virtual P2P bridge. But I want |
||||||
|
* to avoid putting a node for it in the tree, so the numbers |
||||||
|
* below are basically de-swizzled numbers. |
||||||
|
* The real slot is on idsel 0, so the swizzling is 1:1 |
||||||
|
*/ |
||||||
|
interrupt-map-mask = <0x0 0x0 0x0 0x7>; |
||||||
|
interrupt-map = < |
||||||
|
0x0 0x0 0x0 0x1 &UIC3 0xc 0x4 /* swizzled int A */ |
||||||
|
0x0 0x0 0x0 0x2 &UIC3 0xd 0x4 /* swizzled int B */ |
||||||
|
0x0 0x0 0x0 0x3 &UIC3 0xe 0x4 /* swizzled int C */ |
||||||
|
0x0 0x0 0x0 0x4 &UIC3 0xf 0x4 /* swizzled int D */>; |
||||||
|
}; |
||||||
|
|
||||||
|
PCIE1: pciex@d20000000 { |
||||||
|
device_type = "pci"; |
||||||
|
#interrupt-cells = <1>; |
||||||
|
#size-cells = <2>; |
||||||
|
#address-cells = <3>; |
||||||
|
compatible = "ibm,plb-pciex-460ex", "ibm,plb-pciex"; |
||||||
|
primary; |
||||||
|
port = <0x1>; /* port number */ |
||||||
|
reg = <0x0000000d 0x20000000 0x20000000 /* Config space access */ |
||||||
|
0x0000000c 0x08011000 0x00001000>; /* Registers */ |
||||||
|
dcr-reg = <0x120 0x020>; |
||||||
|
sdr-base = <0x340>; |
||||||
|
|
||||||
|
/* Outbound ranges, one memory and one IO, |
||||||
|
* later cannot be changed |
||||||
|
*/ |
||||||
|
ranges = <0x02000000 0x00000000 0x80000000 0x0000000e 0x80000000 0x00000000 0x80000000 |
||||||
|
0x02000000 0x00000000 0x00000000 0x0000000f 0x00100000 0x00000000 0x00100000 |
||||||
|
0x01000000 0x00000000 0x00000000 0x0000000f 0x80010000 0x00000000 0x00010000>; |
||||||
|
|
||||||
|
/* Inbound 2GB range starting at 0 */ |
||||||
|
dma-ranges = <0x42000000 0x0 0x0 0x0 0x0 0x0 0x80000000>; |
||||||
|
|
||||||
|
/* This drives busses 80 to 0xbf */ |
||||||
|
bus-range = <0x80 0xbf>; |
||||||
|
|
||||||
|
/* Legacy interrupts (note the weird polarity, the bridge seems |
||||||
|
* to invert PCIe legacy interrupts). |
||||||
|
* We are de-swizzling here because the numbers are actually for |
||||||
|
* port of the root complex virtual P2P bridge. But I want |
||||||
|
* to avoid putting a node for it in the tree, so the numbers |
||||||
|
* below are basically de-swizzled numbers. |
||||||
|
* The real slot is on idsel 0, so the swizzling is 1:1 |
||||||
|
*/ |
||||||
|
interrupt-map-mask = <0x0 0x0 0x0 0x7>; |
||||||
|
interrupt-map = < |
||||||
|
0x0 0x0 0x0 0x1 &UIC3 0x10 0x4 /* swizzled int A */ |
||||||
|
0x0 0x0 0x0 0x2 &UIC3 0x11 0x4 /* swizzled int B */ |
||||||
|
0x0 0x0 0x0 0x3 &UIC3 0x12 0x4 /* swizzled int C */ |
||||||
|
0x0 0x0 0x0 0x4 &UIC3 0x13 0x4 /* swizzled int D */>; |
||||||
|
}; |
||||||
|
}; |
||||||
|
}; |
@ -0,0 +1,7 @@ |
|||||||
|
/*
|
||||||
|
* (C) Copyright 2014 Google, Inc |
||||||
|
* |
||||||
|
* SPDX-License-Identifier: GPL-2.0+ |
||||||
|
*/ |
||||||
|
|
||||||
|
/* This is empty for now as we don't support the generic GPIO interface */ |
@ -0,0 +1,7 @@ |
|||||||
|
/*
|
||||||
|
* Copyright (c) 2014 Google, Inc |
||||||
|
* |
||||||
|
* SPDX-License-Identifier: GPL-2.0+ |
||||||
|
*/ |
||||||
|
|
||||||
|
/* We don't need anything here at present */ |
@ -0,0 +1,85 @@ |
|||||||
|
/* |
||||||
|
* (C) Copyright 2009 |
||||||
|
* Stefan Roese, DENX Software Engineering, sr@denx.de. |
||||||
|
* |
||||||
|
* SPDX-License-Identifier: GPL-2.0+ |
||||||
|
*/ |
||||||
|
|
||||||
|
OUTPUT_ARCH(powerpc) |
||||||
|
SECTIONS |
||||||
|
{ |
||||||
|
/* Read-only sections, merged into text segment: */ |
||||||
|
. = + SIZEOF_HEADERS; |
||||||
|
.text : |
||||||
|
{ |
||||||
|
_image_copy_start = .; |
||||||
|
arch/powerpc/cpu/ppc4xx/start.o (.text*) |
||||||
|
board/amcc/canyonlands/init.o (.text*) |
||||||
|
|
||||||
|
*(.text*) |
||||||
|
} |
||||||
|
_etext = .; |
||||||
|
PROVIDE (etext = .); |
||||||
|
.rodata : |
||||||
|
{ |
||||||
|
*(SORT_BY_ALIGNMENT(SORT_BY_NAME(.rodata*))) |
||||||
|
} |
||||||
|
|
||||||
|
/* Read-write section, merged into data segment: */ |
||||||
|
. = (. + 0x00FF) & 0xFFFFFF00; |
||||||
|
_erotext = .; |
||||||
|
PROVIDE (erotext = .); |
||||||
|
.reloc : |
||||||
|
{ |
||||||
|
KEEP(*(.got)) |
||||||
|
_GOT2_TABLE_ = .; |
||||||
|
KEEP(*(.got2)) |
||||||
|
_FIXUP_TABLE_ = .; |
||||||
|
KEEP(*(.fixup)) |
||||||
|
} |
||||||
|
__got2_entries = (_FIXUP_TABLE_ - _GOT2_TABLE_) >>2; |
||||||
|
__fixup_entries = (. - _FIXUP_TABLE_)>>2; |
||||||
|
|
||||||
|
.data : |
||||||
|
{ |
||||||
|
*(.data*) |
||||||
|
*(.sdata*) |
||||||
|
} |
||||||
|
_edata = .; |
||||||
|
PROVIDE (edata = .); |
||||||
|
|
||||||
|
. = .; |
||||||
|
|
||||||
|
.u_boot_list : { |
||||||
|
KEEP(*(SORT(.u_boot_list*))); |
||||||
|
} |
||||||
|
|
||||||
|
. = .; |
||||||
|
__start___ex_table = .; |
||||||
|
__ex_table : { *(__ex_table) } |
||||||
|
__stop___ex_table = .; |
||||||
|
|
||||||
|
. = ALIGN(256); |
||||||
|
__init_begin = .; |
||||||
|
.text.init : { *(.text.init) } |
||||||
|
.data.init : { |
||||||
|
*(.data.init) |
||||||
|
. = ALIGN(256); |
||||||
|
LONG(0) LONG(0) /* Extend u-boot.bin to here */ |
||||||
|
} |
||||||
|
__init_end = .; |
||||||
|
_end = .; |
||||||
|
_image_binary_end = .; |
||||||
|
|
||||||
|
__bss_start = .; |
||||||
|
.bss (NOLOAD) : |
||||||
|
{ |
||||||
|
*(.bss*) |
||||||
|
*(.sbss*) |
||||||
|
*(COMMON) |
||||||
|
. = ALIGN(4); |
||||||
|
} |
||||||
|
|
||||||
|
__bss_end = . ; |
||||||
|
PROVIDE (end = .); |
||||||
|
} |
@ -1,3 +1,5 @@ |
|||||||
CONFIG_SPL=y |
CONFIG_SPL=y |
||||||
+S:CONFIG_ARM=y |
+S:CONFIG_ARM=y |
||||||
+S:CONFIG_TARGET_AM335X_IGEP0033=y |
+S:CONFIG_TARGET_AM335X_IGEP0033=y |
||||||
|
CONFIG_SYS_MALLOC_F=y |
||||||
|
CONFIG_SYS_MALLOC_F_LEN=0x400 |
||||||
|
@ -1,4 +1,7 @@ |
|||||||
CONFIG_SYS_EXTRA_OPTIONS="ARCHES" |
|
||||||
CONFIG_PPC=y |
CONFIG_PPC=y |
||||||
CONFIG_4xx=y |
CONFIG_4xx=y |
||||||
CONFIG_TARGET_CANYONLANDS=y |
CONFIG_TARGET_CANYONLANDS=y |
||||||
|
CONFIG_ARCHES=y |
||||||
|
CONFIG_DEFAULT_DEVICE_TREE="arches" |
||||||
|
CONFIG_OF_CONTROL=y |
||||||
|
CONFIG_OF_SEPARATE=y |
||||||
|
@ -1,4 +1,7 @@ |
|||||||
CONFIG_SYS_EXTRA_OPTIONS="CANYONLANDS" |
|
||||||
CONFIG_PPC=y |
CONFIG_PPC=y |
||||||
CONFIG_4xx=y |
CONFIG_4xx=y |
||||||
CONFIG_TARGET_CANYONLANDS=y |
CONFIG_TARGET_CANYONLANDS=y |
||||||
|
CONFIG_CANYONLANDS=y |
||||||
|
CONFIG_DEFAULT_DEVICE_TREE="canyonlands" |
||||||
|
CONFIG_OF_CONTROL=y |
||||||
|
CONFIG_OF_EMBED=y |
||||||
|
@ -1,3 +1,5 @@ |
|||||||
CONFIG_SPL=y |
CONFIG_SPL=y |
||||||
+S:CONFIG_ARM=y |
+S:CONFIG_ARM=y |
||||||
+S:CONFIG_TARGET_CM_T335=y |
+S:CONFIG_TARGET_CM_T335=y |
||||||
|
CONFIG_SYS_MALLOC_F=y |
||||||
|
CONFIG_SYS_MALLOC_F_LEN=0x400 |
||||||
|
@ -1,3 +1,6 @@ |
|||||||
CONFIG_ARM=y |
CONFIG_ARM=y |
||||||
CONFIG_OMAP34XX=y |
CONFIG_OMAP34XX=y |
||||||
CONFIG_TARGET_DIG297=y |
CONFIG_TARGET_DIG297=y |
||||||
|
CONFIG_DM=n |
||||||
|
CONFIG_DM_SERIAL=n |
||||||
|
CONFIG_DM_GPIO=n |
||||||
|
@ -1,4 +1,7 @@ |
|||||||
CONFIG_SYS_EXTRA_OPTIONS="GLACIER" |
|
||||||
CONFIG_PPC=y |
CONFIG_PPC=y |
||||||
CONFIG_4xx=y |
CONFIG_4xx=y |
||||||
CONFIG_TARGET_CANYONLANDS=y |
CONFIG_TARGET_CANYONLANDS=y |
||||||
|
CONFIG_GLACIER=y |
||||||
|
CONFIG_DEFAULT_DEVICE_TREE="glacier" |
||||||
|
CONFIG_OF_CONTROL=y |
||||||
|
CONFIG_OF_EMBED=y |
||||||
|
@ -0,0 +1,8 @@ |
|||||||
|
CONFIG_SYS_EXTRA_OPTIONS="SYS_RAMBOOT,SYS_TEXT_BASE=0x01000000,SYS_LDSCRIPT=board/amcc/canyonlands/u-boot-ram.lds" |
||||||
|
CONFIG_PPC=y |
||||||
|
CONFIG_4xx=y |
||||||
|
CONFIG_TARGET_CANYONLANDS=y |
||||||
|
CONFIG_GLACIER=y |
||||||
|
CONFIG_DEFAULT_DEVICE_TREE="glacier" |
||||||
|
CONFIG_OF_CONTROL=y |
||||||
|
CONFIG_OF_EMBED=y |
@ -1,3 +1,7 @@ |
|||||||
CONFIG_SYS_EXTRA_OPTIONS="IMX_CONFIG=board/freescale/mx6qsabreauto/mx6dl.cfg,MX6DL" |
CONFIG_SYS_EXTRA_OPTIONS="IMX_CONFIG=board/freescale/mx6qsabreauto/mx6dl.cfg,MX6DL" |
||||||
CONFIG_ARM=y |
CONFIG_ARM=y |
||||||
CONFIG_TARGET_MX6QSABREAUTO=y |
CONFIG_TARGET_MX6QSABREAUTO=y |
||||||
|
CONFIG_SYS_MALLOC_F=y |
||||||
|
CONFIG_SYS_MALLOC_F_LEN=0x400 |
||||||
|
CONFIG_DM=y |
||||||
|
CONFIG_DM_THERMAL=y |
||||||
|
@ -1,3 +1,5 @@ |
|||||||
CONFIG_SYS_EXTRA_OPTIONS="IMX_CONFIG=board/freescale/mx6sabresd/mx6dlsabresd.cfg,MX6DL" |
CONFIG_SYS_EXTRA_OPTIONS="IMX_CONFIG=board/freescale/mx6sabresd/mx6dlsabresd.cfg,MX6DL" |
||||||
CONFIG_ARM=y |
CONFIG_ARM=y |
||||||
CONFIG_TARGET_MX6SABRESD=y |
CONFIG_TARGET_MX6SABRESD=y |
||||||
|
CONFIG_DM=y |
||||||
|
CONFIG_DM_THERMAL=y |
||||||
|
@ -1,3 +1,7 @@ |
|||||||
CONFIG_SYS_EXTRA_OPTIONS="IMX_CONFIG=board/freescale/mx6qsabreauto/imximage.cfg,MX6Q" |
CONFIG_SYS_EXTRA_OPTIONS="IMX_CONFIG=board/freescale/mx6qsabreauto/imximage.cfg,MX6Q" |
||||||
CONFIG_ARM=y |
CONFIG_ARM=y |
||||||
CONFIG_TARGET_MX6QSABREAUTO=y |
CONFIG_TARGET_MX6QSABREAUTO=y |
||||||
|
CONFIG_SYS_MALLOC_F=y |
||||||
|
CONFIG_SYS_MALLOC_F_LEN=0x400 |
||||||
|
CONFIG_DM=y |
||||||
|
CONFIG_DM_THERMAL=y |
||||||
|
@ -1,3 +1,5 @@ |
|||||||
CONFIG_SYS_EXTRA_OPTIONS="IMX_CONFIG=board/boundary/nitrogen6x/nitrogen6q.cfg,MX6Q,DDR_MB=1024,SABRELITE" |
CONFIG_SYS_EXTRA_OPTIONS="IMX_CONFIG=board/boundary/nitrogen6x/nitrogen6q.cfg,MX6Q,DDR_MB=1024,SABRELITE" |
||||||
CONFIG_ARM=y |
CONFIG_ARM=y |
||||||
CONFIG_TARGET_NITROGEN6X=y |
CONFIG_TARGET_NITROGEN6X=y |
||||||
|
CONFIG_DM=y |
||||||
|
CONFIG_DM_THERMAL=y |
||||||
|
@ -1,3 +1,7 @@ |
|||||||
CONFIG_SYS_EXTRA_OPTIONS="IMX_CONFIG=board/freescale/mx6sabresd/mx6q_4x_mt41j128.cfg,MX6Q" |
CONFIG_SYS_EXTRA_OPTIONS="IMX_CONFIG=board/freescale/mx6sabresd/mx6q_4x_mt41j128.cfg,MX6Q" |
||||||
CONFIG_ARM=y |
CONFIG_ARM=y |
||||||
CONFIG_TARGET_MX6SABRESD=y |
CONFIG_TARGET_MX6SABRESD=y |
||||||
|
CONFIG_SYS_MALLOC_F=y |
||||||
|
CONFIG_SYS_MALLOC_F_LEN=0x400 |
||||||
|
CONFIG_DM=y |
||||||
|
CONFIG_DM_THERMAL=y |
||||||
|
@ -1,3 +1,5 @@ |
|||||||
CONFIG_SYS_EXTRA_OPTIONS="IMX_CONFIG=board/freescale/mx6sxsabresd/imximage.cfg,MX6SX" |
CONFIG_SYS_EXTRA_OPTIONS="IMX_CONFIG=board/freescale/mx6sxsabresd/imximage.cfg,MX6SX" |
||||||
CONFIG_ARM=y |
CONFIG_ARM=y |
||||||
CONFIG_TARGET_MX6SXSABRESD=y |
CONFIG_TARGET_MX6SXSABRESD=y |
||||||
|
CONFIG_SYS_MALLOC_F=y |
||||||
|
CONFIG_SYS_MALLOC_F_LEN=0x400 |
||||||
|
@ -1,3 +1,8 @@ |
|||||||
CONFIG_ARM=y |
CONFIG_ARM=y |
||||||
CONFIG_OMAP34XX=y |
CONFIG_OMAP34XX=y |
||||||
CONFIG_TARGET_NOKIA_RX51=y |
CONFIG_TARGET_NOKIA_RX51=y |
||||||
|
CONFIG_DM=n |
||||||
|
CONFIG_DM_SERIAL=n |
||||||
|
CONFIG_DM_GPIO=n |
||||||
|
CONFIG_SYS_MALLOC_F=y |
||||||
|
CONFIG_SYS_MALLOC_F_LEN=0x400 |
||||||
|
@ -1,3 +1,6 @@ |
|||||||
CONFIG_ARM=y |
CONFIG_ARM=y |
||||||
CONFIG_OMAP34XX=y |
CONFIG_OMAP34XX=y |
||||||
CONFIG_TARGET_OMAP3_LOGIC=y |
CONFIG_TARGET_OMAP3_LOGIC=y |
||||||
|
CONFIG_DM=n |
||||||
|
CONFIG_DM_SERIAL=n |
||||||
|
CONFIG_DM_GPIO=n |
||||||
|
@ -1,3 +1,6 @@ |
|||||||
CONFIG_ARM=y |
CONFIG_ARM=y |
||||||
CONFIG_OMAP34XX=y |
CONFIG_OMAP34XX=y |
||||||
CONFIG_TARGET_OMAP3_MVBLX=y |
CONFIG_TARGET_OMAP3_MVBLX=y |
||||||
|
CONFIG_DM=n |
||||||
|
CONFIG_DM_SERIAL=n |
||||||
|
CONFIG_DM_GPIO=n |
||||||
|
@ -1,3 +1,6 @@ |
|||||||
CONFIG_ARM=y |
CONFIG_ARM=y |
||||||
CONFIG_OMAP34XX=y |
CONFIG_OMAP34XX=y |
||||||
CONFIG_TARGET_OMAP3_PANDORA=y |
CONFIG_TARGET_OMAP3_PANDORA=y |
||||||
|
CONFIG_DM=n |
||||||
|
CONFIG_DM_SERIAL=n |
||||||
|
CONFIG_DM_GPIO=n |
||||||
|
@ -1,3 +1,6 @@ |
|||||||
CONFIG_ARM=y |
CONFIG_ARM=y |
||||||
CONFIG_OMAP34XX=y |
CONFIG_OMAP34XX=y |
||||||
CONFIG_TARGET_OMAP3_SDP3430=y |
CONFIG_TARGET_OMAP3_SDP3430=y |
||||||
|
CONFIG_DM=n |
||||||
|
CONFIG_DM_SERIAL=n |
||||||
|
CONFIG_DM_GPIO=n |
||||||
|
@ -1,3 +1,5 @@ |
|||||||
CONFIG_SPL=y |
CONFIG_SPL=y |
||||||
+S:CONFIG_ARM=y |
+S:CONFIG_ARM=y |
||||||
+S:CONFIG_TARGET_PENGWYN=y |
+S:CONFIG_TARGET_PENGWYN=y |
||||||
|
CONFIG_SYS_MALLOC_F=y |
||||||
|
CONFIG_SYS_MALLOC_F_LEN=0x400 |
||||||
|
@ -1,3 +1,5 @@ |
|||||||
CONFIG_SPL=y |
CONFIG_SPL=y |
||||||
+S:CONFIG_ARM=y |
+S:CONFIG_ARM=y |
||||||
+S:CONFIG_TARGET_PEPPER=y |
+S:CONFIG_TARGET_PEPPER=y |
||||||
|
CONFIG_SYS_MALLOC_F=y |
||||||
|
CONFIG_SYS_MALLOC_F_LEN=0x400 |
||||||
|
@ -1,2 +1,4 @@ |
|||||||
CONFIG_ARM=y |
CONFIG_ARM=y |
||||||
CONFIG_TARGET_RPI=y |
CONFIG_TARGET_RPI=y |
||||||
|
CONFIG_SYS_MALLOC_F=y |
||||||
|
CONFIG_SYS_MALLOC_F_LEN=0x400 |
||||||
|
@ -1,3 +1,8 @@ |
|||||||
CONFIG_SYS_EXTRA_OPTIONS="AT91SAM9260" |
CONFIG_SYS_EXTRA_OPTIONS="AT91SAM9260" |
||||||
CONFIG_ARM=y |
CONFIG_ARM=y |
||||||
CONFIG_TARGET_SNAPPER9260=y |
CONFIG_TARGET_SNAPPER9260=y |
||||||
|
CONFIG_DM=y |
||||||
|
CONFIG_DM_GPIO=y |
||||||
|
CONFIG_DM_SERIAL=y |
||||||
|
CONFIG_SYS_MALLOC_F=y |
||||||
|
CONFIG_SYS_MALLOC_F_LEN=0x400 |
||||||
|
@ -1,3 +1,8 @@ |
|||||||
CONFIG_SYS_EXTRA_OPTIONS="AT91SAM9G20" |
CONFIG_SYS_EXTRA_OPTIONS="AT91SAM9G20" |
||||||
CONFIG_ARM=y |
CONFIG_ARM=y |
||||||
CONFIG_TARGET_SNAPPER9260=y |
CONFIG_TARGET_SNAPPER9260=y |
||||||
|
CONFIG_DM=y |
||||||
|
CONFIG_DM_GPIO=y |
||||||
|
CONFIG_DM_SERIAL=y |
||||||
|
CONFIG_SYS_MALLOC_F=y |
||||||
|
CONFIG_SYS_MALLOC_F_LEN=0x400 |
||||||
|
@ -1,3 +1,7 @@ |
|||||||
CONFIG_SYS_EXTRA_OPTIONS="stv0991" |
CONFIG_SYS_EXTRA_OPTIONS="stv0991" |
||||||
CONFIG_ARM=y |
CONFIG_ARM=y |
||||||
CONFIG_TARGET_STV0991=y |
CONFIG_TARGET_STV0991=y |
||||||
|
CONFIG_SYS_MALLOC_F=y |
||||||
|
CONFIG_SYS_MALLOC_F_LEN=0x2000 |
||||||
|
CONFIG_DM=y |
||||||
|
CONFIG_DM_SERIAL=y |
||||||
|
@ -0,0 +1,26 @@ |
|||||||
|
config DM_DEMO |
||||||
|
bool "Enable demo uclass support" |
||||||
|
depends on DM |
||||||
|
help |
||||||
|
This uclass allows you to play around with driver model. It provides |
||||||
|
an interface to a couple of demo devices. You can access it using |
||||||
|
the 'demo' command or by calling the uclass functions from your |
||||||
|
own code. |
||||||
|
|
||||||
|
config DM_DEMO_SIMPLE |
||||||
|
bool "Enable simple demo device for driver model" |
||||||
|
depends on DM_DEMO |
||||||
|
help |
||||||
|
This device allows you to play around with driver model. It prints |
||||||
|
a message when the 'demo hello' command is executed which targets |
||||||
|
this device. It can be used to help understand how driver model |
||||||
|
works. |
||||||
|
|
||||||
|
config DM_DEMO_SHAPE |
||||||
|
bool "Enable shape demo device for driver model" |
||||||
|
depends on DM_DEMO |
||||||
|
help |
||||||
|
This device allows you to play around with driver model. It prints |
||||||
|
a shape when the 'demo hello' command is executed which targets |
||||||
|
this device. It can be used to help understand how driver model |
||||||
|
works. |
Some files were not shown because too many files have changed in this diff Show More
Loading…
Reference in new issue