@ -169,13 +169,13 @@ static const struct dpll_params per_dpll_params_768mhz_es2[NUM_SYS_CLKS] = {
} ;
} ;
static const struct dpll_params per_dpll_params_768mhz_dra7xx [ NUM_SYS_CLKS ] = {
static const struct dpll_params per_dpll_params_768mhz_dra7xx [ NUM_SYS_CLKS ] = {
{ 32 , 0 , 4 , 1 , 3 , 4 , 10 , 2 , - 1 , - 1 , - 1 , - 1 } , /* 12 MHz */
{ 32 , 0 , 4 , 1 , 3 , 4 , 4 , 2 , - 1 , - 1 , - 1 , - 1 } , /* 12 MHz */
{ 96 , 4 , 4 , 1 , 3 , 4 , 4 , 2 , - 1 , - 1 , - 1 , - 1 } , /* 20 MHz */
{ 96 , 4 , 4 , 1 , 3 , 4 , 4 , 2 , - 1 , - 1 , - 1 , - 1 } , /* 20 MHz */
{ 160 , 6 , 4 , 1 , 3 , 4 , 10 , 2 , - 1 , - 1 , - 1 , - 1 } , /* 16.8 MHz */
{ 160 , 6 , 4 , 1 , 3 , 4 , 4 , 2 , - 1 , - 1 , - 1 , - 1 } , /* 16.8 MHz */
{ 20 , 0 , 4 , 1 , 3 , 4 , 10 , 2 , - 1 , - 1 , - 1 , - 1 } , /* 19.2 MHz */
{ 20 , 0 , 4 , 1 , 3 , 4 , 4 , 2 , - 1 , - 1 , - 1 , - 1 } , /* 19.2 MHz */
{ 192 , 12 , 4 , 1 , 3 , 4 , 10 , 2 , - 1 , - 1 , - 1 , - 1 } , /* 26 MHz */
{ 192 , 12 , 4 , 1 , 3 , 4 , 4 , 2 , - 1 , - 1 , - 1 , - 1 } , /* 26 MHz */
{ - 1 , - 1 , - 1 , - 1 , - 1 , - 1 , - 1 , - 1 , - 1 , - 1 , - 1 , - 1 } , /* 27 MHz */
{ - 1 , - 1 , - 1 , - 1 , - 1 , - 1 , - 1 , - 1 , - 1 , - 1 , - 1 , - 1 } , /* 27 MHz */
{ 10 , 0 , 4 , 1 , 3 , 4 , 10 , 2 , - 1 , - 1 , - 1 , - 1 } , /* 38.4 MHz */
{ 10 , 0 , 4 , 1 , 3 , 4 , 4 , 2 , - 1 , - 1 , - 1 , - 1 } , /* 38.4 MHz */
} ;
} ;
static const struct dpll_params iva_dpll_params_2330mhz [ NUM_SYS_CLKS ] = {
static const struct dpll_params iva_dpll_params_2330mhz [ NUM_SYS_CLKS ] = {